登录    注册    忘记密码

期刊文章详细信息

80C51嵌入式微处理器内核的低功耗设计    

Low Power Design of an 80C51 Embedded Microprocessor Core

  

文献类型:期刊文章

作  者:初媛媛[1] 葛元庆[1] 徐磊[2]

机构地区:[1]清华大学微电子学研究所,北京100084 [2]北京清华同方微电子有限公司,北京100083

出  处:《微电子学与计算机》

年  份:2004

卷  号:21

期  号:8

起止页码:124-127

语  种:中文

收录情况:BDHX、BDHX2000、CSCD、CSCD_E2011_2012、JST、ZGKJHX、核心刊

摘  要:介绍了一种80C51嵌入式微处理器内核的低功耗设计方法。根据CMOS电路的能耗机制,对已有微处理器内核进行了功耗分析。针对分析结果,运用门控时钟等一系列降低功耗的方法,对内核进行重新设计和优化。采用0.35滋m工艺库进行门级仿真的结果表明,系统功耗降低了近50%。

关 键 词:低功耗 微处理器 门控时钟

分 类 号:TP368.1]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心