登录    注册    忘记密码

期刊文章详细信息

具有锁频/锁频-锁相两种工作模式的CMOS数字锁相环    

A CMOS Digital PLL with FL and FPL Lock Modes

  

文献类型:期刊文章

作  者:刘素娟[1] 杨维明[1] 陈建新[1] 蔡黎明[2] 徐东升[2]

机构地区:[1]北京工业大学光电子实验室,北京100022 [2]中国华大集成电路设计中心,北京100015

出  处:《微电子学与计算机》

基  金:国家高科技研究发展计划项目(2002AA1Z1290)

年  份:2005

卷  号:22

期  号:7

起止页码:1-4

语  种:中文

收录情况:BDHX、BDHX2004、CSCD、CSCD_E2011_2012、JST、ZGKJHX、核心刊

摘  要:提出了一种新型的数字锁相环(DPLL),它具有锁频(FL)和锁频-锁相(FPL)两种工作模式,在FL和FPL两种工作模式下分别可以获得较低的频率抖动和相位噪声。并采用自校准技术,具有快速锁定,低抖动,工作频率范围宽的优点。

关 键 词:数字锁相环(DPLL)  锁频(FL)  锁频-锁相(FPL)  

分 类 号:TN4]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心