登录    注册    忘记密码

期刊文章详细信息

基于FPGA芯片的数字频率计设计    

Digital Cymometer Design Based on FPGA

  

文献类型:期刊文章

作  者:谢海鸿[1] 李萍[1] 林德彬[1]

机构地区:[1]佛山科学技术学院电子信息工程系,广东佛山528000

出  处:《现代电子技术》

年  份:2005

卷  号:28

期  号:18

起止页码:13-14

语  种:中文

收录情况:IC、RCCSE、ZGKJHX、普通刊

摘  要:介绍了一种利用EDA技术设计的数字频率计。目前流行的EDA软件平台是美国Altera公司的Max+Plus可编程逻辑器件开发系统。本文采用自顶向下的设计方法,对数字频率计的核心——十进制计数器和测频控制信号发生器进行设计,其特点是将数字频率计的电路集成在一块大规模可编程逻辑器件(FPGA)芯片上。该方法改变了以往数字电路小规模多器件组合的设计,而且设计周期短,内部电路模块具有可移植等特点。与用其他方法做成的频率计相比,其体积更小、性能更可靠。

关 键 词:数字频率计 FPGA EDA VHDL

分 类 号:TP332.1]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心