登录    注册    忘记密码

期刊文章详细信息

基于FPGA精确时钟同步SOPC设计与实现    

Design and implementation of precise clock synchronization on SOPC based on FPGA

  

文献类型:期刊文章

作  者:柏颖[1] 王晓明[2]

机构地区:[1]重庆邮电大学,重庆400065 [2]湖南商学院资产管理处,长沙410205

出  处:《电子测试》

年  份:2009

卷  号:20

期  号:6

起止页码:36-39

语  种:中文

收录情况:普通刊

摘  要:随着控制网络技术的发展,分布式控制系统对时钟同步的要求越来越高。当前的时钟同步系统通常是使用软件的方式,在网卡驱动时打上时间戳,然后根据时钟同步协议IEEE1588算法进行时钟同步。然而操作系统、网卡时槽的延迟和时钟晶振的偏移等因素的影响导致时钟同步精度只能达到微秒级,为了满足工业控制总线时钟精度的要求,本文提出了基于FPGA的时钟同步、时钟补偿和最佳主时钟的算法,通过搭建测试平台,最后使系统的时钟同步精度达到了纳秒级。

关 键 词:IEEE1588 FPGA 时钟补偿  最佳主时钟  

分 类 号:TN47]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心