登录    注册    忘记密码

期刊文章详细信息

基于IP核FIR滤波器的设计与FPGA实现    

Design and FPGA Implementation of FIR Filter Based on IP Core

  

文献类型:期刊文章

作  者:郭勇[1] 杨欢[1]

GUO Yong YANG Huan(Research Department of North Information Control Group Co., Ltd., Nanjing Jiangsu 211153, China)

机构地区:[1]南京北方信息控制集团有限公司产品研发中心,江苏南京211153

出  处:《无线电工程》

年  份:2017

卷  号:47

期  号:1

起止页码:79-82

语  种:中文

收录情况:JST、普通刊

摘  要:介绍了一种基于Altera公司IP核进行FIR数字滤波器的参数设计及在FPGA中的快速实现方法。为了达到FIR滤波器的性能要求,介绍了Matlab和IP核中信道冲激响应的阶数和时域系数的设计方法。编程实现了时域卷积运算,并给出了冲激响应和输入数据比特量化的方法和结果。为验证FIR滤波器设计的正确性,分别给出了Matlab和Model Sim中FIR低通滤波器的仿真输入波形和滤波输出波形。仿真结果表明,设计的滤波器通带信号完整,阻带滤波性能良好,该方法具有较好地适用性。

关 键 词:FIR IP核 FPGA 时域卷积  波形验证  

分 类 号:TN911.12]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心