登录    注册    忘记密码

期刊文章详细信息

基于FPGA的图像超分辨率的硬件化实现    

FPGA-based hardware implementation of image super-resolution

  

文献类型:期刊文章

作  者:钟雪燕[1] 夏前亮[2] 陈智军[3]

ZHONG Xueyan;XIA Qianliang;CHEN Zhijun(Nanjing Institute of Railway Technology,Nanjing 210031,China;CETC Deqing Huaying Electronics Co.,Ltd.,Huzhou 313200,China;Nanjing University of Aeronautics and Astronautics,Nanjing 211106,China)

机构地区:[1]南京铁道职业技术学院,江苏南京210031 [2]中电科技德清华莹电子有限公司,浙江湖州313200 [3]南京航空航天大学,江苏南京211106

出  处:《现代电子技术》

基  金:国家自然科学基金面上项目(51475240);航空科学基金自由探索类项目(2014ZD52053);江苏省轨道交通控制工程技术研究开发中心开放基金(KFJ1509)

年  份:2017

卷  号:40

期  号:17

起止页码:44-46

语  种:中文

收录情况:BDHX、BDHX2014、IC、RCCSE、ZGKJHX、核心刊

摘  要:设计基于FPGA的图像超分辨率双线性插值实现方式,提出基于单输入双输出端口RAM缓冲的二级循环调度机制,用以实现共享资源分配和并行流水处理。单输入双输出端口的RAM实现读取相邻地址的两个数据,RAM的深度为源图像一行的像素点数,宽度为像素数据宽度,实现源数据相邻两行像素的存储。根据位置分析模块得到源图像的位置,将源图像的数据写入相应RAM中进行加权运算。为了提高效率使用乒乓算法,设计了4个RAM,2个RAM为一组,一组RAM在加权运算时,另一组RAM写入数据。该设计在Kintex-7开发板上得到验证,实现图像处理速度达到25~30 f/s,同时图像插值后不仅细节更加清晰,从直方图中可以看到图像得到了均衡化。

关 键 词:FPGA 超分辨率 双线性插值 循环调度

分 类 号:TN911.73-34] TP391]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心