登录    注册    忘记密码

期刊文章详细信息

基于FPGA的宽波特率误差容忍范围的UART设计    

  

文献类型:期刊文章

作  者:丰淑凤[1] 朱晓莹[1] 王旭[1]

FENG Shufeng;ZHU Xiaoying;WANG Xu

机构地区:[1]山东管理学院智能工程学院,山东济南250357

出  处:《信息技术与信息化》

基  金:山东管理学院科研起航计划,编号:0121810107。

年  份:2021

期  号:9

起止页码:169-171

语  种:中文

收录情况:普通刊

摘  要:在进行高速数据传输时,串行通信会存在通讯双方波特率时钟相对误差以及受到环境因素的干扰,导致通信质量可靠性的下降。针对这一问题,对串行通信波特率误差的容忍范围进行了研究,并基于FPGA设计了一种基于波特率自适应的动态采样接收方法,能够将波特率误差容忍范围提高至15%。通过仿真与实验对该方法进行了验证,结果表明该设计较大幅度的增大串行通信对波特率误差的容忍范围,从而提高了串行通信的可靠性与稳定性。

关 键 词:串行通信 FPGA 波特率容忍范围  动态采样  

分 类 号:TN802] TN791

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心