登录    注册    忘记密码

期刊文章详细信息

使用Xilinx Webpack4.2 ISE实现CPLD和FPGA设计    

Use Xilinx Webpack 4.2 ISE to Implement CPLD and FPGA Design

  

文献类型:期刊文章

作  者:蔡悦[1] 李泓汐[2]

机构地区:[1]大连市大连理工大学振动工程研究所,116024 [2]大连市大连海事大学自动化与电气工程学院

出  处:《微计算机信息》

年  份:2003

卷  号:19

期  号:5

起止页码:56-57

语  种:中文

收录情况:普通刊

摘  要:可编程逻辑器件cpld和fpga以及xilinx webpack 4.2ISE的介绍:用xilinx webpack 4.2 ISE设计七段译码器的显示.

关 键 词:可编程逻辑器件 CPLD FPGA  设计  XilinxWebpack4.2ISE  七段译码器  

分 类 号:TP332.1]

参考文献:

正在载入数据...

二级参考文献:

正在载入数据...

耦合文献:

正在载入数据...

引证文献:

正在载入数据...

二级引证文献:

正在载入数据...

同被引文献:

正在载入数据...

版权所有©重庆科技学院 重庆维普资讯有限公司 渝B2-20050021-7
 渝公网安备 50019002500408号 违法和不良信息举报中心